본문 바로가기

EMIB3

반도체 기술 탐구: CoWoS와 InFO 1. CoWoS란 무엇인가? CoWoS는 2.5D 패키지 기술을 의미하는 TSMC의 브랜드명으로, 2개 이상의 반도체 칩을 웨이퍼 상에서 상호 연결한 뒤 패키지 기판에 올린다는 뜻이다. 따라서 CoWoS 역시 기존 2.5D 패키지 기술의 특성을 그대로 가지고 있다. 2.5D 패키지의 의미는 2D 패키지처럼 칩이 수평 방향으로 배열되면서도, 3D 패키지와 마찬가지로 속도 제한 없는 상호 연결이 가능한 패키지라는 뜻으로, 인터포저가 사용되면, 인터포저 위에 메모리와 로직 반도체를 평면으로 놓기도 하고, 수직으로 쌓기도 하여 2D와 3D가 합쳐진 형태로 구현되기 때문이다. CoWoS가 구현되기 위해서는 각 칩을 마치 하나의 다이처럼 연결해주는 실리콘 인터포저 기술이 핵심적이다. 인터포저는 substrate(기.. 2023. 9. 5.
반도체 기술 탐구: 차세대 패키지 기술 종합 1 - EMIB 차세대 패키지는 미세 설계와 이종 통합에 초점 차세대 패키지 기술은 미세 설계와 이종 Die 통합 기능에 초점을 맞춘다. 차세대 패키지 기술은 FO-WLP, 실리콘 인터포저 접근법, 3D Die 스태킹 등을 포함한다. 2017년까지만 해도 소수의 업체들이 2.5D 실리콘 인터포저 접근법을 활용하는 수준이었지만, 최근 3 년간 FO-MCM(TSMC, ASE, SPIL), EMIB(Intel), 3D-TSV(Intel) 등의 기술이 상용화됐다. 앞으로 새로운 패키지 변형들이 더욱 확산될 것이다. 향후 5년간 패키지 시장 성장 금액의 40%가 차세대 패키지에서 비롯할 전망이다. EMIB는 이종 Die 연결을 위한 실리콘 브리지 Intel은 동일한 패키지에 여러 종류의 칩을 통합해 성능을 개선하고 시스템 기능을.. 2022. 10. 18.
반도체 기술 탐구: 차세대 패키지 기술 종합 2(인터포저란 무엇인가?) 1. 인터포저의 정의 인터포저(Interposer)는 복수 칩 결합을 위해 사용되는 패키지 기술 중 하나로, 피치(Pitch) 차이가 큰 반도체 칩(Semiconductor Chip)과 기판(Substrate)를 전기적으로 연결하기 위해 삽입하는 배선을 포함하고 있는 층이다. 반도체 성능이 높아지고 입출력(I/O) 신호를 반도체 내/외부간 주고 받기 위한 게이트 숫자가 늘어나면서 작은 면적에 많은 I/O(와이드 I/O)를 구현해야 하게 되었다. 반도체 내 전자 이동 속도를 높이기 위해 패키지 내 전극 길이도 최대한 줄여야 하기 때문이다. 원래 Wafer에 여러가지 공정을 거쳐 만들어진 반도체 Die를 어떤 기기나 시스템에 실장해 다른 칩⋅부품과 신호를 주고 받기 위해서는 서브스트레이트(Substrate).. 2022. 5. 10.